国产在线中文字幕亚洲,一区视频国产精品观看,欧美日韩国产高清片,久久久久久AV无码免费网站,亚洲无码一二三四五区,日韩无码www.,sese444

您好,歡迎來到維庫電子市場網(wǎng) 登錄 | 免費(fèi)注冊(cè)

SoC芯片
閱讀�17503�(shí)間:2011-04-17 17:39:16

  SoC芯片也稱�系統(tǒng)�(jí)芯片,英文全稱System On a Chip,中文翻譯為片上系統(tǒng)。就是指在單一硅芯片上�(shí)�(xiàn)一�(gè)系統(tǒng)所具有的信�(hào)采集、轉(zhuǎn)換、存�(chǔ)、處理和輸入、輸�(I/O)等功能的電路。其基本特征是內(nèi)�CPU核和其它諸如DSP等核心IP、包括豐富的輸入/輸出(I/O)接口,和一定容量的存儲(chǔ)�;采用硬�、軟件協(xié)同設(shè)�(jì)方法,包括完整的操作系統(tǒng)和用戶軟�;具有強(qiáng)大的�(shù)�(jù)、圖像傳輸和處理能力,以及高可靠、友好的用戶界面�

SoC的定�

  SOC 有多種不同的定義,一般說來,SOC 是一種處理器� IC,含有一�(gè)或數(shù)�(gè)嵌入式計(jì)算引擎(微處理器,微控制器或�(shù)字信�(hào)處理器);采用超深亞微米工藝技�(shù);主要采用第三方� IP核�(jìn)行設(shè)�(jì);內(nèi)置嵌入式存儲(chǔ)器和可編程邏�;具備外部對(duì)芯片�(jìn)行編程的功能;具有完整系�(tǒng)所必備的全部或大部外設(shè)。在某些場合,它還包括模擬前�,在同一芯片上含集成模擬和數(shù)字技�(shù),增加了系統(tǒng)的復(fù)雜性�

�(shè)�(jì)方法

  傳統(tǒng)�(shè)�(jì)流程可分為邏輯設(shè)�(jì)與物理實(shí)�(xiàn)兩�(gè)相互�(dú)立階�,包含以下幾�(gè)步驟:系�(tǒng)�(guī)劃、功能設(shè)�(jì)、邏輯設(shè)�(jì)、電路設(shè)�(jì)、設(shè)�(jì)�(yàn)�、生�(chǎn)制作、測(cè)試調(diào)�,芯片的�(shè)�(jì)考慮較簡單。設(shè)�(jì)人員要做的只是前端設(shè)�(jì),如系統(tǒng)�(jié)�(gòu)�(shè)�(jì),�(jìn)行前端模擬仿真并且向硅片供應(yīng)�(SIC)提供�(wǎng)�。硅片供�(yīng)商則�(fù)�(zé)后端�(shè)�(jì),包括芯片的物理�(shè)�(jì)、封�、測(cè)試和成品率管��

  然而隨著系�(tǒng)集成度的不斷提高以及終端用戶需求的多樣�,系�(tǒng)功能愈來愈復(fù)�,如何確定系�(tǒng)�(jié)�(gòu)并完成軟硬件的劃分,傳統(tǒng)的系�(tǒng)�(shè)�(jì)方法已經(jīng)不能很好的滿足設(shè)�(jì)的需�。為了提高芯片的�(shè)�(jì)效率,縮短設(shè)�(jì)周期,系�(tǒng)�(shè)�(jì)需要新的設(shè)�(jì)理論體系和設(shè)�(jì)方法,以克服傳統(tǒng)�(shè)�(jì)方法中前端設(shè)�(jì)和后端設(shè)�(jì)相互分離的弊病。這一新的�(shè)�(jì)理論和設(shè)�(jì)方法是以軟硬件協(xié)同設(shè)�(jì)理論、IP核生成及�(fù)用技�(shù)和超深亞微米技�(shù)等為支撐的�

�(cè)試與�(yàn)�

  SOC 開發(fā)中挑�(zhàn)性的是設(shè)�(jì)�(yàn)�。開�(fā)一�(gè)或一套帶有相�(yīng)�(cè)試向量的�(cè)試臺(tái)是很�(fèi)�(shí)�。按要求�(duì)�(jié)果�(jìn)行的仿真和分析不僅需要相�(dāng)�(shù)量的�(jì)算資�,而且要對(duì)該設(shè)�(jì)行為有相�(dāng)深入的了�。統(tǒng)�(jì)3資料顯示,驗(yàn)證是�(chǎn)品開�(fā)中最耗時(shí)的一�(gè)方面,它需要的資源最�。提� IP核的廠商和系�(tǒng)�(shè)�(jì)者都面臨著嚴(yán)重的�(yàn)證問�。廠商不僅要通過徹底檢查�(nèi)核的工作性能與物理特性以確保�(chǎn)品質(zhì)量,而且還要�(yù)先考慮到系�(tǒng)�(jí)的功�。設(shè)�(jì)師必須開�(fā)功能�(jí)的測(cè)試方法,�(duì)器件的正確使用和�(cuò)誤使用兩方面都�(jìn)行仿�。開�(fā)仿真�(cuò)誤使用的有效�(cè)試方法更�,因?yàn)橐A(yù)�(cè)誤解和偶然錯(cuò)誤需要仔�(xì)研究技�(shù)�(guī)��

  除了�(yàn)�,SOC 的測(cè)試也特別困難。需要新的測(cè)量功能和�(cè)試方法,以確保產(chǎn)品有足夠的設(shè)�(jì)容限。這樣就需要采用內(nèi)建自�(cè)試(BIST)和邊界掃描鏈結(jié)�(gòu)。許� IP 公司提供 BIST �(jié)�(gòu)和邊界掃� IP 以及自動(dòng)軟件工具以支持設(shè)�(jì)者采用這些技�(shù)。對(duì)� BIST 方法,的�(yōu)�(diǎn)是整體測(cè)試覆蓋率,測(cè)試價(jià)格和�(cè)試時(shí)��

�(gòu)�

  從大處來分,SOC芯片含有�

  1.邏輯核包括CPU、時(shí)鐘電�、定�(shí)器、中斷控制器、串并行接口、其它外圍設(shè)�、I/O端口以及用于各種IP核之間的粘合邏輯等等�

  2.存儲(chǔ)器核包括各種易失、非易失以及Cacha等存�(chǔ)��

  3.模擬核包括ADC、DAC、PLL以及一些高速電路中所用的模擬電路�

維庫電子�,電子知�(shí),一查百��

已收錄詞�170104�(gè)