TTL反相器是TTL電路的基本環(huán)節(jié)。TTL集成邏輯門電路的輸入和輸出�(jié)構均采用半導�三極�,所以稱晶體管�晶體�邏輯門電路,簡稱TTL電路。TTL反相器可以看成是改變了輸入電路和輸出電路�(jié)構的BJT反相器�
下圖就是一個TTL反相器的基本電路�
該電路由三部分組成:
由三極管T1組成電路的輸入級�
由T3、T4和二極管D組成輸出級;
由T2組成的中間級作為輸出級的�(qū)動電�,將T2的單端輸入信號vI2�(zhuǎn)換為互補的雙端輸出信號vI3和vI4,以�(qū)動T3 和T4�
這里主要分析TTL反相器的邏輯關系,并估算電路中有關各點的電壓,以得到簡單的定量概念�
�1)當輸入為高電平,如vI�3.6V時,電源VCC通過Rbl和T1的集電結(jié)向T2、T3提供基極電流,使T2、T3飽和,輸出為低電�,如 vO�0.2V。此� VB1=VBC1+VBE2+VBE3=(0.7�0.7�0.7)V�2.1V
T1的發(fā)射結(jié)處于反向偏置 ,而集電結(jié)處于正向偏置。所以T1處于�(fā)射結(jié)和集電結(jié)倒置使用的放大狀�(tài)。由于T2和T3飽和,輸� VC3 �0.2V,同時可估算出VC2的值:VC2=VCE2+VB3=(0.2�0.7)V�0.9V
此時,VB4=VC2�0.9V。作用于T4的發(fā)射結(jié)和二極管D的串�(lián)支路的電壓為VC2-Vo=(0.9�0.2)V�0.7V,顯然,T4和D均截�,實�(xiàn)了反相器的邏輯關系:輸入為高電平�,輸出為低電��
?�?)當輸入為低電平且電壓為0.2V�,T1的發(fā)射結(jié)導�,其基極電壓等于輸入低電壓加上發(fā)射結(jié)正向壓降,即:VB1=(0.2�0.7)V�0.9V
此時VB1作用于T1的集電結(jié)和T2、T3的發(fā)射結(jié)�,所以T2、T3都截止,輸出為高電平�
由于T2截止,VCC通過RC2向T4提供基極電流,致使T4和D導�,其電流流入負載�
輸出電壓為vO=Vcc-VBE4-VD=(5�0.7�0.7)V�3.6V
同樣也實�(xiàn)了反相器的邏輯關系:輸入為低電平時,輸出為高電平�
(1) 輸出高電平UOH :典型值為3V�
(2) 輸出低電平UOL:典型值為0.3V�
(3) 開門電平UON:一般要求UON�1.8V�
(4) 關門電平UOFF:一般要求UOFF�0.8V�
在保證輸出為額定低電平的條件�,允許的最小輸入高電平的數(shù)�,稱為開門電平UON�
在保證輸出為額定高電平的條件下,允許的輸入低電平的數(shù)�,稱為關門電平UOFF�
(5) 閾值電壓UTH:電壓傳輸特性曲線轉(zhuǎn)折區(qū)中點所對應的uI值稱為閾值電壓UTH(又稱門檻電平)。通常UTH�1.4V�
(6) 噪聲容限� UNL和UNH ):噪聲容限也稱抗干擾能�,它反映門電路在多大的干擾電壓下仍能正常工��
UNL和UNH越大,電路的抗干擾能力越��
維庫電子�,電子知�,一查百��
已收錄詞�169103�