產(chǎn)品型號(hào) | XC3SD3400A-4CSG484I |
描述 | IC FPGA 309 I/O 484CSBGA |
分類 | 集成電路(IC),嵌入式FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列) |
生產(chǎn)廠家 | Xilinx公司 |
系列 | Spartan?-3A DSP |
部分狀態(tài) | 活性 |
電壓-電源 | 1.14V~1.26V |
工作溫度 | -40°C~100°C(TJ) |
包/箱 | 484-FBGA,CSPBGA |
供應(yīng)商設(shè)備包 | 484-CSPBGA(19x19) |
基礎(chǔ)部件號(hào) | XC3SD3400A |
XC3SD3400A-4CSG484I
可編程邏輯類型 | 現(xiàn)場(chǎng)可編程門(mén)陣列 |
符合REACH標(biāo)準(zhǔn) | 是 |
符合歐盟RoHS標(biāo)準(zhǔn) | 是 |
狀態(tài) | 活性 |
時(shí)鐘頻率-最大值 | 250.0 MHz |
JESD-30代碼 | S-PBGA-B484 |
JESD-609代碼 | E1 |
總RAM位數(shù) | 2322432 |
CLB數(shù)量 | 5968.0 |
等效門(mén)數(shù) | 3400000.0 |
輸入數(shù)量 | 309.0 |
邏輯單元的數(shù)量 | 53712.0 |
輸出數(shù)量 | 249.0 |
終端數(shù)量 | 484 |
組織 | 5968 CLBS,3400000 GATES |
峰值回流溫度(℃) | 260 |
電源 | 1.2,2.5 / 3.3 |
資格狀態(tài) | 不合格 |
子類別 | 現(xiàn)場(chǎng)可編程門(mén)陣列 |
電源電壓 | 1.2 V |
電源電壓-最小值 | 1.14 V |
電源電壓-最大值 | 1.26 V |
安裝類型 | 表面貼裝 |
技術(shù) | CMOS |
終端完成 | 錫/銀/銅(Sn95.5Ag4.0Cu0.5) |
終端表格 | 球 |
終端間距 | 0.8毫米 |
終端位置 | 底部 |
時(shí)間@峰值回流溫度-最大值 | 三十 |
包裝體材料 | 塑料/環(huán)氧樹(shù)脂 |
包裹代碼 | BGA |
包等價(jià)代碼 | BGA484,22X22,32 |
包裝形狀 | 廣場(chǎng) |
包裝風(fēng)格 | 網(wǎng)格陣列 |
制造商包裝說(shuō)明 | 無(wú)鉛,CSBGA-484 |
無(wú)鉛狀態(tài)/RoHS狀態(tài) | 無(wú)鉛/符合RoHS標(biāo)準(zhǔn) |
濕度敏感度等級(jí)(MSL) | 3(168小時(shí)) |
高分辨率相移
配置后CRC校驗(yàn)
XA汽車(chē)版可用
頻率合成,乘法,除法
專用的18位乘18位乘法器
集成的18位預(yù)加法器
可選級(jí)聯(lián)乘法或MAC
豐富,靈活的邏輯資源
低功耗選項(xiàng)可降低靜態(tài)電流
八位數(shù)字時(shí)鐘管理器(DCM)
時(shí)鐘偏移消除(延遲鎖定環(huán))
分層SelectRAM?內(nèi)存架構(gòu)
暫停,休眠模式可降低系統(tǒng)功耗
250 MHz XtremeDSP DSP48A芯片
高達(dá)373 Kbits的高效分布式RAM
雙量程VCCAUX電源簡(jiǎn)化了僅3.3V設(shè)計(jì)
多電壓,多標(biāo)準(zhǔn)SelectIO?接口引腳
最多519個(gè)I / O引腳或227個(gè)差分信號(hào)對(duì)
LVCMOS,LVTTL,HSTL和SSTL單端I / O.
3.3V,2.5V,1.8V,1.5V和1.2V信號(hào)
可選輸出驅(qū)動(dòng),每個(gè)引腳最高24 mA
QUIETIO標(biāo)準(zhǔn)降低了I / O開(kāi)關(guān)噪聲
完全3.3V±10%兼容性和熱插拔兼容性
每個(gè)差分I / O的數(shù)據(jù)傳輸速率為622+ Mb / s
增強(qiáng)的雙倍數(shù)據(jù)速率(DDR)支持
DDR / DDR2 SDRAM支持高達(dá)333 Mb / s
完全兼容32/64位,33/66 MHz PCI支持
采用JTAG的低成本Xilinx?平臺(tái)閃存
用于設(shè)計(jì)驗(yàn)證的唯一設(shè)備DNA標(biāo)識(shí)符
在FPGA控制下加載多個(gè)比特流
BGA和CSP封裝,無(wú)鉛選項(xiàng)
常見(jiàn)的足跡支持簡(jiǎn)單的密度遷移
x8或x8 / x16 BPI并行NOR Flash PROM
IEEE 1149.1 / 1532 JTAG編程/調(diào)試端口
寬頻率范圍(5 MHz至320 MHz以上)
符合行業(yè)標(biāo)準(zhǔn)的PROM的配置界面
用于乘法累加(MAC)操作的48位累加器
用于復(fù)數(shù)乘法或乘加運(yùn)算的集成加法器
低成本,節(jié)省空間的SPI串行Flash PROM
MicroBlaze?和PicoBlaze?嵌入式處理器內(nèi)核
高效的寬多路復(fù)用器,寬邏輯,快速進(jìn)位邏輯
密度高達(dá)53712個(gè)邏輯單元,包括可選的移位寄存器
可用的流水線級(jí),在標(biāo)準(zhǔn)-4速度等級(jí)中提高至少250 MHz的性能
高達(dá)2268 Kbits的快速塊RAM具有字節(jié)寫(xiě)入功能,可用于處理器應(yīng)用
Block RAM上的已注冊(cè)輸出,在標(biāo)準(zhǔn)-4速度等級(jí)中運(yùn)行至少280 MHz
極低成本,高性能的DSP解決方案,適用于大批量,成本敏感的應(yīng)用
LVDS,RSDS,mini-LVDS,HSTL / SSTL差分I / O,集成差分終端電阻
8個(gè)低偏移全局時(shí)鐘網(wǎng)絡(luò),每半個(gè)器件增加8個(gè)時(shí)鐘,以及豐富的低偏移路由
XC3SD3400A-4CSG484I符號(hào)
XC3SD3400A-4CSG484I腳印